# 课程名称: EDA 技术综合设计

设计报告名称:设计四任意小数和整数分频器设计

班级: 通信 214

姓名: 王峤宇

学号: 214022

### 一、设计内容及原理

#### 设计内容

寄存器是用来存储二进制信息的电路。有存储功能和移位功能,是最基本的时序逻辑电路设计元件。

#### 基础任务

设计任务: 数码管显示时,肉眼能分辨的频率在 30 多赫兹左右最好,对 100MHz 的时钟分频,分频到肉眼可见的频率范围。输出频率时钟由发光二极管显示,同时由数码管显示分频系数。需要给出计算过程。

**时钟分频**:分频采用 DDS 中的频率控制字实现任意分频效果的思路完成, DDS 中的通过频率控制字控制相位累加器的累加步长, 实现任意频率相位信号输出。具体计算如下:

假设 FPGA 的基准频率为 100MHz:

$$f_c = 1 * 10^8 (Hz) \tag{1}$$

假定计数器为 32 位计数器, 总的频率控制字上限为计数器计数值的一半, 也就是最小为 2 分频, 最大输出为输入时钟的一半, K 为频率控制字, 计算过程如下:

$$N = 2^{32} \tag{2}$$

$$f_o = \frac{f_c * K}{N} = 0.023283 * K \tag{3}$$

可以实现频率分辨率为 0.024 的任意频率输出。最小频率为 0.023283Hz 输出, 最大频率为输入时钟的一半, 即 50MHz。通过可以得到, 为了得到大概 30Hz 的输出, K 值取为:

$$K = \frac{f_o}{0.023283} = 1288 \tag{4}$$

此时的理论输出频率为:29.9886Hz, 实现输入信号的 3,334,601.9 分频。

$$f_o = \frac{f_c * K}{N} = 0.023283 * 1288 = 29.9886 Hz$$
 (5)

#### 提高内容

设计任务: 设计一个偶分频的通用分频器 (通用值 N),输出频率时钟由发光二极管显示,同时由数码管显示分频系数。N值由外部拨码开关输入。

**偶数分频器设计**:数倍分频是最简单的一种分频模式,可以直接通过计数器计数实现。计数器由输入时钟的上升沿或下降沿驱动,从 0 开始,向上计数当计数值达到 N-1 时清零,实现一个周期,其中小于 N/2 的部分和小于 N 的部分对称,通过组合逻辑判断计数值就可以实现偶数倍的分频。



图 1: 完整系统模块框图

### 拓展任务

**任务要求**:设计一个奇分频的通用分频器(通用值 N),输出频率时钟由发光二极管显示,同时由数码管显示分频系数。N值由外部拨码开关输入。

**奇数分频器设计**: 奇数分频器通常由两个计数器实现, 将产生的两个时钟进行组合逻辑运算得到相应的 50% 占空比的分频信号输出。

#### 两个计数器输出进行或运算

一个计数器计数信号的上升沿,对信号进行 N 分频,另一个计数器采样信号的下降沿,同样对信号进行 N 分频,产生不为 50% 的波形,以 3 分频为例,计数器包含计数值 0,1,2 三个值,通过组合逻辑电路使其在 0,1 状态时输出 clk 为高电平,值为 2 时输出 clk 为低电平,这样就会导致高电平的时间大于低电平时间一个周期,此时通过另一个下降沿采样计数器同理产生相应的时钟,由于对下降沿采样,在输入时钟严格保证 50% 占空比时,第二个时钟相比第一个是时钟延迟了半个时钟周期,对连个时钟进行或操作得到的结果,使得高电平时间增加半个周期,低电平时间减少半个周期,这样就实现了奇数分频中奇数周期的平分,使得高电平为 1.5 个周期,低电平也为 1.5 个周期的 50% 占空比分频。

#### 设计完整系统

针对基础任务、提高任务和拓展任务的三者进行结合设计,设计得到的该系统中,支持 8 位二进制 0 255 的分频系数设置,当选择 0 或 1 时,为不分频,输出结果为 30Hz 的时钟,数码管显示对应的分频系数,直接进行通过拨码开关设置指定的分频系数,系统对 30Hz 的时钟进行分频,方便观察,实现奇数分频和偶数分频。

将小数任意分频、奇数分频、偶数分频模块合并, 实现不同输入不同输出的分频系统, 其模块框图如图 1所示。

### 二、设计过程

### 基础任务

通过 DDS 中相位累加器实现的任意分频器源文件如下:

Listing 1: 任意分频器代码

```
module clk_div_32bit(
2
        input clk,
        input rstn,
3
        input [31:0] step_freq,
4
        output clk_out
5
6
        );
        /* 相位累加器 */
8
        reg [31:0] cnt = 32'b0;
9
        always@(posedge clk or negedge rstn) begin
10
            if(!rstn)
                cnt <= 32'b0;
11
12
13
                 cnt <= cnt + step_freq;</pre>
14
        /* 相位波形输出, 由于实现的是分频, 输出为50占空比的方波 */
15
16
        reg cnt_equal;
17
        always @(posedge clk or negedge rstn) begin
18
            if (!rstn) begin
                 cnt_equal <= 1'b0;</pre>
19
            end else if(cnt < 32'h8000_0000) begin</pre>
20
21
                cnt_equal <= 1'b0;</pre>
22
            end else begin
23
                cnt_equal <= 1'b1;</pre>
24
            end
25
        end
26
        assign clk_out = cnt_equal;
    endmodule
```

实现任意分频, 同时显示分频系数的 top 文件代码如下, 分频系数固定, 直接采用数码管输出。

Listing 2: 基础任务 top 源文件

```
module clk_div_top(
1
2
       input clk,
                                 /* 100MHz */
                                 /* 低电平异步复位 */
3
       input rst,
                                /* 输入的四位整数加四位小数的二进制实数 */
4
       input [7:0] div_coe,
       output [7:0] sseg1, sseg2, /* 八段数码管 */
5
       output [3:0] an1, an2,
                                /* 片选信号 */
6
7
       output led_out
                                /* 闪烁的LED灯 */
8
       );
       /* 分频,*/
9
       clk_div_32bit clk_div_32bit_inst (
10
11
          .clk(clk),
12
           .rstn(!rst),
13
           .step_freq(32'd1288),
```

```
14
            .clk_out(led_out)
15
       );
        /* 第一个四位数码管 */
16
        scan_led_hex_disp_4 scan_led_hex_disp_4_inst_0 (
17
            .clk(clk), .rst(rst),
18
19
            .hex0(4'd3), .hex1(4'd3), .hex2(4'd3), .hex3(4'd4), .dp(4'b0000),
20
            .an(an1), .sseg(sseg1)
21
       );
22
        /* 第二个四位数码管 */
23
24
        scan_led_hex_disp_4 scan_led_hex_disp_4_inst_1 (
25
            .clk(clk), .rst(rst),
            .hex0(4'd6), .hex1(4'd0), .hex2(4'd1), .hex3(4'd9), .dp(4'b0010),
26
            .an(an2), .sseg(sseg2)
27
28
       );
29
    endmodule
```

Top 系统仿真文件如下:

Listing 3: top 仿真文件

```
module clk_div_top_tb_1;
1
2
        reg clk;
3
        reg rst;
        reg [7:0] div_coe;
4
5
        wire [7:0] sseg1, sseg2;
6
        wire [3:0] an1, an2;
7
        wire led_out;
9
        initial begin
10
            div_coe = 8'b0;
            clk = 0;
11
12
            rst = 0;
13
            #100;
14
            rst = 1;
            #10;
15
16
            rst = 0;
17
        end
18
19
        clk_div_top clk_div_top_inst (
            .clk(clk), .rst(rst),
20
21
            .div_coe(div_coe),
22
            .sseg1(sseg1), .sseg2(sseg2),
            .an1(an1), .an2(an2),
23
24
            .led_out(led_out)
25
        );
26
        always #5 clk = ! clk ;
27
28
    endmodule
```

基础任务、提高任务、拓展任务共用一套约束文件,都使用到八个拨码开关和数码管以及 LED 灯,约束文件如下所示:

Listing 4: 基础任务、提高任务、拓展任务约束文件

```
set_property -dict{PACKAGE_PIN P17 IOSTANDARD LVCMOS33} [get_ports clk]
2
    set_property -dict{PACKAGE_PIN R11 IOSTANDARD LVCMOS33} [get_ports rst]
3
    set_property -dict{PACKAGE_PIN K2 IOSTANDARD LVCMOS33} [get_ports led_out]
    set_property -dict{PACKAGE_PIN P5 IOSTANDARD LVCMOS33} [get_ports {div_coe[7]}]
4
5
    set_property -dict{PACKAGE_PIN P4 IOSTANDARD LVCMOS33} [get_ports {div_coe[6]}]
    set_property -dict{PACKAGE_PIN P3 IOSTANDARD LVCMOS33} [get_ports {div_coe[5]}]
6
    set_property -dict{PACKAGE_PIN P2 IOSTANDARD LVCMOS33} [get_ports {div_coe[4]}]
    set_property -dict{PACKAGE_PIN R2 IOSTANDARD LVCMOS33} [get_ports {div_coe[3]}]
8
    set_property -dict{PACKAGE_PIN M4 IOSTANDARD LVCMOS33} [get_ports {div_coe[2]}]
9
10
    set_property -dict{PACKAGE_PIN N4 IOSTANDARD LVCMOS33} [get_ports {div_coe[1]}]
    set_property -dict{PACKAGE_PIN R1 IOSTANDARD LVCMOS33} [get_ports {div_coe[0]}]
11
12
    set_property -dict{PACKAGE_PIN G2 IOSTANDARD LVCMOS33} [get_ports {an1[0]}]
    set_property -dict{PACKAGE_PIN C2 IOSTANDARD LVCMOS33} [get_ports {an1[1]}]
13
    set_property -dict{PACKAGE_PIN C1 IOSTANDARD LVCMOS33} [get_ports {an1[2]}]
14
    set_property -dict{PACKAGE_PIN H1 IOSTANDARD LVCMOS33} [get_ports {an1[3]}]
15
    set_property -dict{PACKAGE_PIN G6 IOSTANDARD LVCMOS33} [get_ports {an2[3]}]
16
    set_property -dict{PACKAGE_PIN E1 IOSTANDARD LVCMOS33} [get_ports {an2[2]}]
17
    set_property -dict{PACKAGE_PIN F1 IOSTANDARD LVCMOS33} [get_ports {an2[1]}]
18
    set_property -dict{PACKAGE_PIN G1 IOSTANDARD LVCMOS33} [get_ports {an2[0]}]
19
    set_property -dict{PACKAGE_PIN D5 IOSTANDARD LVCMOS33} [get_ports {sseg1[7]}]
20
21
    set_property -dict{PACKAGE_PIN B4 IOSTANDARD LVCMOS33} [get_ports {sseg1[6]}]
    set_property -dict{PACKAGE_PIN A4 IOSTANDARD LVCMOS33} [get_ports {sseg1[5]}]
22
    set_property -dict{PACKAGE_PIN A3 IOSTANDARD LVCMOS33} [get_ports {sseg1[4]}]
23
    set_property -dict{PACKAGE_PIN B1 IOSTANDARD LVCMOS33} [get_ports {sseg1[3]}]
24
25
    set_property -dict{PACKAGE_PIN A1 IOSTANDARD LVCMOS33} [get_ports {sseg1[2]}]
    set_property -dict{PACKAGE_PIN B3 IOSTANDARD LVCMOS33} [get_ports {sseg1[1]}]
26
    set_property -dict{PACKAGE_PIN B2 IOSTANDARD LVCMOS33} [get_ports {sseg1[0]}]
27
28
    set_property -dict{PACKAGE_PIN H2 IOSTANDARD LVCMOS33} [get_ports {sseg2[7]}]
    set_property -dict{PACKAGE_PIN D4 IOSTANDARD LVCMOS33} [get_ports {sseg2[6]}]
29
    set_property -dict{PACKAGE_PIN E3 IOSTANDARD LVCMOS33} [get_ports {sseg2[5]}]
30
    set_property -dict{PACKAGE_PIN D3 IOSTANDARD LVCMOS33} [get_ports {sseg2[4]}]
31
    set_property -dict{PACKAGE_PIN F4 IOSTANDARD LVCMOS33} [get_ports {sseg2[3]}]
32
33
    set_property -dict{PACKAGE_PIN F3 IOSTANDARD LVCMOS33} [get_ports {sseg2[2]}]
    set_property -dict{PACKAGE_PIN E2 IOSTANDARD LVCMOS33} [get_ports {sseg2[1]}]
34
    set_property -dict{PACKAGE_PIN D2 IOSTANDARD LVCMOS33} [get_ports {sseg2[0]}]
35
```

| Utilization   Post-Synthesis     Post-Implementation |             |           |               |
|------------------------------------------------------|-------------|-----------|---------------|
| Graph   Table                                        |             |           |               |
| Resource                                             | Utilization | Available | Utilization % |
| LUT                                                  | 9           | 20800     | 0.04          |
| FF                                                   | 48          | 41600     | 0.12          |
| 10                                                   | 27          | 210       | 12.86         |
| BUFG                                                 | 1           | 32        | 3.13          |

图 2: 资源使用

该部分资源使用如图 2所示, 使用资源极少, 但实现了极高分辨率的任意频率生成。

### 提高任务

偶数分频器设计源文件如下:

Listing 5: 通用偶数分频器源文件

```
module clk_div_even(
2
         input clk,
        input rst,
3
        input [7:0] div_N,
4
5
        output clk_out
6
        /* 操作cnt */
        reg [7:0] cnt;
8
         always @(posedge clk, posedge rst) begin
9
10
             if (rst) begin
                 cnt <= 8'b0;
11
12
13
             else if (cnt < {div_N[7:1], 1'b0} - 1'b1) begin</pre>
                 cnt <= cnt + 1'b1;</pre>
14
15
             end
16
             else begin
17
                 cnt <= 8'b0;
18
19
         end
         assign clk_out = (cnt < {1'b0, div_N[7:1]}) ? 1'b1 : 1'b0;</pre>
20
21
    endmodule
```

偶数分频器设计的过程中,首先要保证时序逻辑的复位功能有效,提供对复位的支持,实现异步的高电平复位。计数器在计数的过程中,总计计数分频系数次的输入周期,对应的计数器值为 0~N-1,之后利用 assign 设计计数值映射为输出时钟 0~n~1 的逻辑电路即可。

Listing 6: 偶数分频器仿真激励

```
initial begin
div_coe = 8'd12;
clk = 0;
rst = 0;
#100;
rst = 1;
#10;
rst = 0;
end
```

### 拓展任务

奇数分频器采用两个计数器和或运算实现,具体原理可见设计内容分析。实现的奇数分频其源文件如下:

Listing 7: 通用奇数分频器设计源文件

```
module clk_div_odd(
2
       input clk,
       input rst,
3
       input [7:0] div_N,
4
       output clk_out
5
6
7
       /* 保证输入分频系数为奇数 */
8
9
       wire [7:0] div_N_in;
       assign div_N_in = div_N | 8'b0000_0001;
10
11
       /* 第一个计数器, 采样上升沿 */
12
13
       reg [7:0] cnt1;
14
       always @(posedge clk, posedge rst) begin
15
          if (rst) begin
                                               /* 高电平异步复位 */
16
              cnt1 <= 8'b0;
17
           else if(cnt1 < div_N_in-1'b1) begin /* 已采样N次上升沿 */
18
              cnt1 <= cnt1 + 1'b1;
19
20
21
          else begin
                                               /* 采样自增 */
22
            cnt1 <= 8'b0;
23
24
       end
25
       assign clk1 = (cnt1 < {1'b0, div_N_in[7:1]}) ? 1'b1: 1'b0; /* 高电平比低电平多1个周期 */
26
27
       /* 第二个计数器, 采样下降沿 */
28
       reg [7:0] cnt2;
29
       always @(negedge clk, posedge rst) begin
          if (rst) begin
                                               /* 高电平异步复位 */
30
31
              cnt2 <= 8'b0;
           else if(cnt1 < div_N_in-1'b1) begin /* 已采样N次下降沿 */
33
              cnt2 <= cnt2 + 1'b1;
34
35
          end
36
          else begin
                                               /* 采样自增 */
37
            cnt2 <= 8'b0;
38
39
       \verb"end"
       assign clk2 = (cnt2 < {1'b0, div_N_in[7:1]}) ? 1'b1 : 1'b0; /* 高电平比低电平多一个周期 */
40
                                        /* 通过或运算输出.5周期结果 */
41
       assign clk_out = clk1 | clk2;
   endmodule
```

#### 二进制转 BCD 码源文件如下:

Listing 8: 二进制转 BCD 码

```
1 module bin2bcd_8bit(
2 input [7:0] bin,
3 output [3:0] bcd_12bit /* 高中低BCD结果 */
4 );
5 integer i;
```

```
7
        reg [19:0] bcd_temp;
        always @(*) begin
8
           // 初始化,直接移位三次
9
10
           bcd_temp = {9'b0, bin, 3'b0};
            // 逐位移位法
11
12
            for (i = 0; i < 5; i = i + 1'b1) begin</pre>
                // 如果BCD的每一部分 > 4, 加3
13
                if (bcd_temp[11:8] > 4)
14
                    bcd_temp[11:8] = bcd_temp[11:8] + 3;
15
               if (bcd_temp[15:12] > 4)
16
17
                    bcd_temp[15:12] = bcd_temp[15:12] + 3;
18
                if (bcd_temp[19:16] > 4)
                    bcd_temp[19:16] = bcd_temp[19:16] + 3;
19
                // 左移1位
20
21
                bcd_temp = {bcd_temp[18:0], 1'b0};
22
            end
23
        assign bcd_12bit = bcd_temp[19-:12];
24
25
    endmodule
```

数码管显示源文件如下:

Listing 9: 数码管显示源文件

```
1
    module scan_led_hex_disp_4(
2
        input clk, rst,
3
        input [3:0] hex0, hex1, hex2, hex3, /* 显存 */
        input [3:0] dp,
4
        output reg [3:0] an,
5
6
        output reg [7:0] sseg
        );
8
        localparam N = 16 + 2;
                                        /* 100MHz时钟分频, 100Mhz/ 2~16 */
9
        reg [N-1:0] regN;
10
11
12
        always @(posedge clk, posedge rst) begin
13
            if (rst)
14
                regN <= 0;
15
            else
16
                regN <= regN + 1;
17
        end
18
        always @(*) begin
19
20
            case (regN[N-1:N-2])
                2'b00: begin
21
22
                     an <= 4'b0001;
23
                     sseg[6:0] <= dt_translate(hex0);</pre>
24
                     sseg[7] <= dp[3];
25
                end
                2'b01: begin
26
27
                     an <= 4'b0010;
                    sseg[6:0] <= dt_translate(hex1);</pre>
28
29
                     sseg[7] <= dp[2];
```

```
30
31
                2'b10: begin
                     an <= 4'b0100;
32
                     sseg[6:0] <= dt_translate(hex2);</pre>
33
34
                     sseg[7] <= dp[1];
35
36
                2'b11: begin
                     an <= 4'b1000;
37
38
                     sseg[6:0] <= dt_translate(hex3);</pre>
39
                     sseg[7] <= dp[0];
40
41
            endcase
42
        end
43
        function [6:0] dt_translate;
44
45
            input [3:0] data;
46
            begin
47
                 case(data)
                     4'd0: dt_translate = 7'b11111110;
                                                            //number 0 -> 0x7e
48
                    4'd1: dt_translate = 7'b0110000;
                                                           //number 1 -> 0x30
49
50
                     4'd2: dt_translate = 7'b1101101;
                                                            //number 2 -> 0x6d
51
                     4'd3: dt_translate = 7'b1111001;
                                                           //number 3 -> 0x79
52
                     4'd4: dt_translate = 7'b0110011;
                                                            //number 4 -> 0x33
                     4'd5: dt_translate = 7'b1011011;
                                                           //number 5 -> 0x5b
53
                     4'd6: dt_translate = 7'b1011111;
                                                           //number 6 -> 0x5f
54
55
                     4'd7: dt_translate = 7'b1110000;
                                                           //number 7 -> 0x70
56
                     4'd8: dt_translate = 7'b1111111;
                                                           //number 8 -> 0x7f
                     4'd9: dt_translate = 7'b1111011;
                                                            //number 9 -> 0x7b
57
58
                 endcase
            end
59
60
        endfunction
    endmodule
```

top 源文件如下:

Listing 10: top 源文件

```
module clk_div_top(
       input clk,
                                  /* 100MHz */
2
                                 /* 低电平异步复位 */
       input rst,
3
                                 /* 输入的四位整数加四位小数的二进制实数 */
4
       input [7:0] div_coe,
5
       output [7:0] sseg1, sseg2, /* 八段数码管 */
       output [3:0] an1, an2,
                                 /* 片选信号 */
6
                                 /* 闪烁的LED灯 */
7
       output led_out
       );
8
9
10
       /* 分频产生30Hz */
11
       wire clk_30Hz;
       clk_div_32bit clk_div_32bit_inst (
12
           .clk(clk),
13
14
           .rstn(!rst),
           .step_freq(32'd1288),
15
16
           .clk_out(clk_30Hz)
```

```
17
18
19
        wire clk_out_even;
        clk_div_even clk_div_even_inst (
20
             .clk(clk_30Hz),
21
22
             .rst(rst),
23
             .div_N(div_coe),
24
             .clk_out(clk_out_even)
25
        );
26
27
        wire clk_out_odd;
28
        clk_div_odd clk_div_odd_inst (
             .clk(clk_30Hz),
29
30
             .rst(rst),
31
             .div_N(div_coe),
32
             .clk_out(clk_out_odd)
33
        );
34
        /* 检测输入状态, 当分频系数输入为0或1, 认为不分频, 显示30Hz的分频系数 */
35
36
        assign div_none = div_coe < 8'd2 ? 1'b1 : 1'b0;</pre>
37
38
        /* 根据输入系数切换输出 */
39
        assign led_out = div_none ? clk_30Hz :
40
                              (div_coe[0]) ? clk_out_odd : clk_out_even;
41
42
        wire [11:0] bcd_12bit;
43
        bin2bcd_8bit bin2bcd_8bit_inst (
44
             .bin(div_coe),
45
             .bcd_12bit(bcd_12bit)
46
        ):
47
48
        /* 修改显示内容 */
49
        reg [3:0] disp_buffer[0:7];
50
        always @(*) begin
             if (div_none) begin
51
52
                 disp_buffer[0] <= 4'd3;</pre>
                 disp_buffer[1] <= 4'd3;</pre>
53
54
                 disp_buffer[2] <= 4'd3;</pre>
55
                 disp_buffer[3] <= 4'd4;</pre>
                 disp_buffer[4] <= 4'd6;</pre>
56
57
                 disp_buffer[5] <= 4'd0;</pre>
                 disp_buffer[6] <= 4'd1;</pre>
58
59
                 disp_buffer[7] <= 4'd9;</pre>
60
             end
61
             else begin
62
                 disp_buffer[0] <= 4'd0;</pre>
                 disp_buffer[1] <= 4'd0;</pre>
63
64
                 disp_buffer[2] <= 4'd0;</pre>
                 disp_buffer[3] <= 4'd0;</pre>
65
                 disp_buffer[4] <= 4'd0;</pre>
66
67
                 disp_buffer[5] <= bcd_12bit[11:8];</pre>
                 disp_buffer[6] <= bcd_12bit[7:4];</pre>
68
```

```
69
                 disp_buffer[7] <= bcd_12bit[3:0];</pre>
70
             \verb"end"
71
        end
72
        /* 修改小数点 */
73
74
        reg [3:0] dot_buffer;
75
        always @(*) begin
            if (div_none) begin
76
                 dot_buffer <= 4'b0010;</pre>
77
78
79
            else begin
80
                 dot_buffer <= 4'b0000;</pre>
81
             \verb"end"
82
        end
83
84
        /* 第一个四位数码管 */
85
        scan_led_hex_disp_4 scan_led_hex_disp_4_inst_0 (
             .clk(clk), .rst(rst),
86
             .hexO(disp_buffer[0]), .hex1(disp_buffer[1]), .hex2(disp_buffer[2]), .hex3(disp_buffer[3]), .dp(4'b0000),
87
             .an(an1), .sseg(sseg1)
88
89
        );
90
        /* 第二个四位数码管 */
91
        scan_led_hex_disp_4 scan_led_hex_disp_4_inst_1 (
92
             .clk(clk), .rst(rst),
             .hexO(disp_buffer[4]), .hex1(disp_buffer[5]), .hex2(disp_buffer[6]), .hex3(disp_buffer[7]), .dp(dot_buffer),
93
94
             .an(an2), .sseg(sseg2)
95
        );
96
    endmodule
```

奇数分频器设计过程中的仿真激励如下:

Listing 11: 奇数分频器仿真激励

```
initial begin
div_coe = 8'd7;
clk = 0;
rst = 0;
#100;
rst = 1;
#10;
rst = 0;
end
```

整个系统的仿真文件如下:

Listing 12: Top 系统仿真文件如下

```
module clk_div_top_tb_1;

reg clk;

reg rst;

reg [7:0] div_coe;

wire [7:0] sseg1, sseg2;

wire [3:0] an1, an2;
```

```
7
        wire led_out;
8
9
        initial begin
10
           clk = 0;
11
           rst = 0;
12
           #10;
13
           rst = 1;
14
           #10;
           rst = 0;
15
16
           div_coe = 8'd0;
17
           #300_000_000;
18
19
           div_coe = 8'd4;
           #300_000_000;
20
21
           div_coe = 8'd5;
            #300_000_000;
22
23
            $finish;
24
        end
25
26
        clk_div_top clk_div_top_inst (
27
           .clk(clk),
           .rst(rst),
28
           .div_coe(div_coe),
29
30
           .sseg1(sseg1),
31
           .sseg2(sseg2),
32
            .an1(an1),
            .an2(an2),
33
34
            .led_out(led_out)
35
        );
36
37
        always #5 clk = ! clk ;
    endmodule
```

### 三、仿真结果

### 基础任务



图 3: 30Hz 输出仿真结果

输出 30Hz 的仿真结果见图 3, 首先可以通过 Marker 看到, 在一个输出时钟周期内, 信号的时钟周期为 50% 占空比, 周期为 33.346ms, 计算得到其频率为 29.9866Hz, 与理论计算结果一致。

$$f = \frac{1}{33.346 * 10^{-3}} = 29.9886Hz \tag{6}$$

#### 提高任务



图 4: 偶数分频仿真结果

对偶数分频器的仿真如图 4所示, tb 文件中设定了输入的分频系数为 12, 仿真结果可以清晰地看到, 分频产生的输出时钟的周期为 12 个输入时钟, 并且其占空比为%50。

### 拓展任务



图 5: 奇数分频器仿真结果

对奇数分频器的仿真如图 5所示, tb 文件中设定了输入的分频系数为 7, 对输入时钟进行 7 分频, 结果应该是输出时钟的高低电平各包含 3.5 周期, 通过仿真时序图可以清晰地看到, 输出波形 clk\_out 高低电平各为 3.5 周期, 达到了 50% 占空比的分频输出要求。top 系统的仿真结果如图 6所示, 前



图 6: Top 系统仿真结果

300ms 为输出 30Hz 分频信号, 同时显示其系数, 之后一个 300ms 内将分频系数设置为 4, 系统将输出信号切换为偶分频器输出结果, 最后 300ms 内, 将分频系数设置为 5, 数码管将显示 005, 同时自动输出奇数分频产生 5 分频信号, 频率在 6Hz 左右。

# 四、硬件验证结果

# 基础任务



图 7: 30Hz 输出时钟的硬件验证

硬件验证结果如图 7所示, 数码管能够正确显示对应的分频系数, 肉眼能够观察到对应的 LD2\_2 频 闪。

# 提高任务



图 8: 偶分频的硬件验证

硬件验证结果如图 8所示, 通过拨码开关设置分频系数为 28 进行偶分频, 数码管显示正确, 可以明显通过肉眼观察到 LED 的亮灭变化, 相比于 30Hz 已经进一步分频为

$$f_o = \frac{29.9886}{28}(Hz) = 1.0710(Hz)$$

### 拓展任务



图 9: 奇分频硬件验证

硬件验证结果如图 8所示, 通过拨码开关设置分频系数为 121 进行奇分频, 数码管显示正确, 可以明显观察到 LED 的缓慢的进行亮灭变化, 相比于 30Hz 已经进一步分频为

$$f_o = \frac{29.9886}{121}(Hz) = 0.24784(Hz)$$

### 五、问题解决

### 最后系统设计中, 偶分频不输出



图 10: 问题仿真

通过系统仿真, 观察通用偶分频器模块内部计数器变化解决问题, 仿真结果如图 10所示, 仿真文件中给了 300ms 时间用于偶分频输出, 通过观察内部计数器的变化可以得知, 源文件设计为到达目标值时复位, 但是 cnt 没有进行使能管理, 导致 cnt 在进行有效分频前就进行了采样计数, 导致其计数值大于了设定的溢出值, 计数器来不及溢出清零。将分频器中计数器的清零判断由相等改为小于则增判断。

### 六、心得体会

时序逻辑设计是复杂系统设计过程中所必需的,通过分频器的设计流程,同时掌握了 DDS 数字电路 部分的技术原理和计数器的应用,在理解和掌握这些原理的基础,将其用 Verilog 语言描述并实现自己的想法,实现任意分频模块,并完成偶分频和奇分频的通用模块这些时序电路中基础,对之后更加复杂的电路设计奠定了基础。并通过适当扩展,将偶分频和奇分频模块结合后,实现任意整数分频,DDS 的相位累加器则可以实现小数分频。

随着设计越来越复杂, 所使用的模块也越来越多, 体现出了层次化设计的强烈需求, 可以适当通过 IP 封装, 提高模块的复用效率。